Ir directamente a la navegación principal Ir directamente a la búsqueda Ir directamente al contenido principal

Joint source-channel decoding ASIP architecture for sensor networks

  • Pablo Ituero*
  • , Gorka Landaburu
  • , Javier Del Ser
  • , Marisa López-Vallejo
  • , Pedro M. Crespo
  • , Vicente Atxa
  • , Jon Altuna
  • *Autor correspondiente de este trabajo

Producción científica: Capítulo del libro/informe/acta de congresoContribución a la conferenciarevisión exhaustiva

Resumen

In a sensor network, exploiting the correlation among different sources allows a significant reduction of the transmitted energy at the cost of a complex decoder scheme. This paper introduces the first hardware implementation for joint source-channel decoding of correlated sources. Specifically, a dual-clustered VLIW processor with a highly optimized datapath is presented.

Idioma originalInglés
Título de la publicación alojadaEmbedded Software and Systems - Third International Conference, ICESS 2007, Proceedings
EditorialSpringer Verlag
Páginas98-108
Número de páginas11
ISBN (versión impresa)3540726845, 9783540726845
DOI
EstadoPublicada - 2007
Publicado de forma externa
Evento3rd International Conference on Embedded Software and Systems, ICESS 2007 - Daegu, República de Corea
Duración: 14 may 200716 may 2007

Serie de la publicación

NombreLecture Notes in Computer Science (including subseries Lecture Notes in Artificial Intelligence and Lecture Notes in Bioinformatics)
Volumen4523 LNCS
ISSN (versión impresa)0302-9743
ISSN (versión digital)1611-3349

Conferencia

Conferencia3rd International Conference on Embedded Software and Systems, ICESS 2007
País/TerritorioRepública de Corea
CiudadDaegu
Período14/05/0716/05/07

Huella

Profundice en los temas de investigación de 'Joint source-channel decoding ASIP architecture for sensor networks'. En conjunto forman una huella única.

Citar esto